Offerta Didattica
INGEGNERIA ELETTRONICA PER L'INDUSTRIA
SISTEMI ELETTRONICI PROGRAMMABILI
Classe di corso: LM-29 - Classe delle lauree magistrali in Ingegneria elettronica
AA: 2020/2021
Sedi: MESSINA
SSD | TAF | tipologia | frequenza | moduli |
---|---|---|---|---|
ING-INF/01 | Caratterizzante | Libera | Libera | No |
CFU | CFU LEZ | CFU LAB | CFU ESE | ORE | ORE LEZ | ORE LAB | ORE ESE |
---|---|---|---|---|---|---|---|
12 | 8 | 0 | 4 | 96 | 48 | 0 | 48 |
LegendaCFU: n. crediti dell’insegnamento CFU LEZ: n. cfu di lezione in aula CFU LAB: n. cfu di laboratorio CFU ESE: n. cfu di esercitazione FREQUENZA:Libera/Obbligatoria MODULI:SI - L'insegnamento prevede la suddivisione in moduli, NO - non sono previsti moduli ORE: n. ore programmate ORE LEZ: n. ore programmate di lezione in aula ORE LAB: n. ore programmate di laboratorio ORE ESE: n. ore programmate di esercitazione SSD:sigla del settore scientifico disciplinare dell’insegnamento TAF:sigla della tipologia di attività formativa TIPOLOGIA:LEZ - lezioni frontali, ESE - esercitazioni, LAB - laboratorio
Obiettivi Formativi
Acquisire le conoscenze relative al funzionamento di sistemi digitali complessi (SoCs, System on Chips) e dei linguaggi necessari alla loro descrizione (HDL, Hardware Description Languages). Acquisire la capacità di progettare sistemi digitali complessi mediante l’impiego di linguaggi HDL e la capacità di implementarli su piattaforme basate su sistemi FPGA. Sviluppare la capacità di scegliere consapevolmente le soluzioni implementative più adatte per il soddisfacimento delle specifiche di progetto. Sviluppare la capacità di comunicare sinteticamente ed efficacemente al fine di favorire l’interazione proficua nell’ambito di un gruppo di lavoro. Sviluppare la capacità di ricercare, comprendere e utilizzare i risultati del progresso scientifico e tecnologico nel campo della progettazione di sistemi digitali complessi.Learning Goals
To acquire the knowledge concerning the operation of complex digital systems (SoCs, System on Chips) and of the languages employed for their description (Hardware Description Languages, HDL). To gain the ability of designing complex digital systems by resorting to HDL languages; to gain the ability of implementing such digital systems on FPGA based platforms. To develop the attitude to knowingly choose the most suitable implementations for satisfying design requirements. To develop the ability to communicate concisely and effectively in order to favour fruitful communication in a team work environment. To develop the ability to research, understand and employ the result of scientific and technological progresses in the field of the design of complex digital systems.Metodi didattici
Teaching Methods
Prerequisiti
Conoscenze di base sulle reti logiche combinatoriali e sequenziali; elementi di elettronica digitale; elementi di programmazione.Prerequisites
Basic knowledge about combinatorial and sequential logic; basic knowledge about digital electronics; basic knowledge of programming languages.Verifiche dell'apprendimento
Assessment
Programma del Corso
Course Syllabus
Testi di riferimento:
Esami: Elenco degli appelli
Elenco delle unità didattiche costituenti l'insegnamento
Docente: CARMINE CIOFI
Orario di Ricevimento - CARMINE CIOFI
Giorno | Ora inizio | Ora fine | Luogo |
---|---|---|---|
Martedì | 15:00 | 17:00 | Ufficio |
Giovedì | 15:00 | 17:00 | Ufficio |
Note: